Intel afslører Alder Lake hybridarkitektur med effektive og ydelseskerner

0
141

 Chris Duckett

Af Chris Duckett | 19. august 2021 – 13:00 GMT (14:00 BST) | Emne: Hardware

 intel-alder-lake.p

Billede: Intel

Intel har taget wraps af sin Alder Lake system-on-a-chip, som er virksomhedens første processor til at inkorporere sine effektive og ydelseskerner.

Tidligere kendt som Gracemont, er den effektive kerne i Alder Lake designet til at gøre, hvad den siger på blikket, hvor Intel siger, at i forhold til sine sidde-2015 Skylake-chips, var den effektive kerne i stand til at levere 40% bedre enkeltrådsydelse ved samme effektniveauer og 80% bedre ydeevne, når man sammenligner en 4-core 4-threads effektiv core med en 2-core 4-threads Skylake-core.

Med den nye Intel 7-proces, tidligere kendt som 10nm Enhanced Super Fin, Intel er i stand til at passe fire kerner på det samme dørrum i en Skylake -kerne.

Intel praler af, at kernen vil have en mere præcis grenforudsigelse takket være sin 5.000 entry -mål -cache, en 64KB instruktionscache for at “holde nyttige instruktioner tæt”. Kernen vil også have Intels første on-demand instruktionslængdedekoder til at generere foruddekodeinformation, en klynge ude af orden, der kan afkode seks instruktioner pr. Cyklus.

Kernen har også 17 eksekveringsporte der inkluderer fire heltal ALU'er og kan understøtte op til 4MB L2 -cache.

Alder Lake -ydelseskernen, tidligere kendt som Golden Cove, ankommer med seks dekodere, 12 udførelsesporte, forbedret grenforudsigelse og hurtigere L1 cache. Alt i alt klarer den sig omkring 19% bedre end 11. generations Cypress Cove.

For at hjælpe med matrixmultiplikation, hvilket er nyttigt ved håndtering af maskinlæringsbelastninger, har Intel introduceret sine avancerede matrixudvidelser.

For at få de effektive og ydelseskerner til at arbejde sammen med operativsystemer har Intel skabt en ny planlægger det ringer til Thread Director og har arbejdet med Microsoft for at optimere det til Windows 11.

“Thread Director er indbygget direkte i hardwaren og giver telemetri på lavt niveau om kernens tilstand og trådens instruktionsblanding, hvilket giver operativsystemet mulighed for at placere den rigtige tråd på den rigtige kerne på det rigtige tidspunkt,” siger Intel.

Når de to typer kerner samles til Alder Lake, understøtter processoren op til 16 kerner bestående af otte ydelse og effektive kerner hver, 24 tråde med en tråd pr. effektiv kerne og to for hver ydelse kerne.

Alder Lake understøtter DDR5-4800, LP5-5200, DDR4-3200 og LP4x-4266 hukommelse samt 16 baner med PCIe Gen 5. Intel sagde, at computervævet i Alder Lake kan klare 1000 GBps, I/O-stof kan 64 GBps og hukommelsesstof kan ramme 204 GBps.

Den nye arkitektur vil drive chips, der trækker ni watt op til 125 watt strøm.

Intel leverede også flere detaljer om sine Arc -forbruger -GPU'er kommer til at ankomme næste år. Den første chip kaldet Alchemist vil have kerner med 16 vektor- og 16 matrixmotorer, understøttelse af DirectX- og Vulkan -strålesporing og fremstilles på TSMCs N6 -proces.

GPU'en vil have opskaleringsteknologi, kaldet XeSS, der bruger neurale netværk til at rekonstruere rammer. Intel har sagt, at teknologien vil gøre det muligt at gengive 4K -rammer på integreret grafik.

Sapphire Rapids og datacenteracceleratorer

Intel har også taget wraps af sin næste Xeon Scalable -processor, der tidligere var kendt som Sapphire Rapids. Chippen er kun baseret på ydelseskerner og er også bygget på Intel 7. -processen.

“Sapphire Rapids giver en enkelt afbalanceret, ensartet hukommelsesadgangsarkitektur, hvor hver tråd har fuld adgang til alle ressourcer på alle fliser, inklusive cacher, hukommelse og I/O. Resultatet giver konsekvent lav latens og høj tværsnitsbåndbredde over hele SoC, “sagde virksomheden.

Chippen anvender også avancerede matrixudvidelser og har et antal acceleratorer, herunder accelerator -interfacearkitektur til tilsluttede enheder; en datastreamingsaccelerator (DSA) til at aflaste databevægelsesopgaver, der forårsager overhead, som Intel sagde kan have 39% yderligere CPU -cykler til rådighed for beregningsfunktionalitet med DSA aktiveret; og på samme måde hurtighjælpsteknologi til kryptografi og datakomprimering, som Intel sagde tillader, at 98% af arbejdsbyrden for sådanne opgaver kan blive aflæsset.

Når der køres mikroservice -arbejdsbelastninger, sagde Intel sammenlignet med sin 2018 Cascade Lake, dette års Ice Lake havde 24% bedre ydeevne, og Sapphire Rapids leverede et flot 69% præstationsboost i forhold til Xeon 2018.

På infrastrukturprocesenhedens front, som tager aflæsede infrastrukturarbejdsbelastninger i skysystemerne, introducerede Intel sin første ASIC IPU kaldet Mount Evans, som blev “udviklet hånd i hånd med en top cloud-tjenesteudbyder”. Mount Evans har op til 16 Arm Neoverse N1-kerner til beregning, kan understøtte fire host-Xeons og har en hardware-accelereret NVMe-lagringsgrænseflade, der blev “skaleret op fra Intel Optane-teknologi” for at efterligne NVMe-enheder.

Virksomheden afslørede også sin Oak Springs Canyon IPU -håndtering af lossede netværks- og lagervirtualiseringsfunktioner og Arrow Creek SmartNIC til pakkebehandling.

Relaterede emner:

Cloud -pc'er Servere Lagring Netværksdatacentre Chris Duckett

Af Chris Duckett | 19. august 2021 – 13:00 GMT (14:00 BST) | Emne: Hardware